Autor der Publikation

Novel hazard-free majority voter for n-modular redundancy-based fault tolerance in asynchronous circuits.

, und . IET Computers & Digital Techniques, 5 (4): 306-315 (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Sinanoglu, Ozgur
Eine Person hinzufügen mit dem Namen Sinanoglu, Ozgur
 

Weitere Publikationen von Autoren mit dem selben Namen

Efficient Construction of Aliasing-Free Compaction Circuitry., und . IEEE Micro, 22 (5): 82-92 (2002)Test Power Reduction via Deterministic Alignment of Stimulus and Response Bits., , und . J. Low Power Electronics, 7 (4): 573-584 (2011)Scan-in and Scan-out Transition Co-optimization Through Modelling Generalized Serial Transformations.. J. Electronic Testing, 24 (4): 335-351 (2008)Security Vulnerabilities of Emerging Nonvolatile Main Memories and Countermeasures., , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 34 (1): 2-15 (2015)Reducing Average and Peak Test Power Through Scan Chain Modification., , und . J. Electronic Testing, 19 (4): 457-467 (2003)Reconfigurable Concurrent Error Detection Adaptive to Dynamicity of Power Constraints., , und . J. Electronic Testing, 29 (1): 73-86 (2013)On the Application of Dynamic Scan Chain Partitioning for Reducing Peak Shift Power., , und . J. Electronic Testing, 26 (4): 465-481 (2010)Unified 2-D X-Alignment for Improving the Observability of Response Compactors., und . IEEE Trans. on CAD of Integrated Circuits and Systems, 30 (11): 1744-1757 (2011)Novel Test-Mode-Only Scan Attack and Countermeasure for Compression-Based Scan Architectures., , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 34 (5): 808-821 (2015)Guest Editorial Special Section on Hardware Security and Trust., , , , , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 34 (6): 873-874 (2015)