Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Chang, Leland
Eine Person hinzufügen mit dem Namen Chang, Leland
 

Weitere Publikationen von Autoren mit dem selben Namen

Low-Power Circuit Analysis and Design Based on Heterojunction Tunneling Transistors (HETTs)., , , , , , , und . IEEE Trans. VLSI Syst., 21 (9): 1632-1643 (2013)An 8T-SRAM for Variability Tolerance and Low-Voltage Operation in High-Performance Caches., , , , , , , und . J. Solid-State Circuits, 43 (4): 956-963 (2008)A fully-integrated 40-phase flying-capacitance-dithered switched-capacitor voltage regulator with 6mV output ripple., , , , , , , und . VLSIC, Seite 336-. IEEE, (2015)Near-threshold operation for power-efficient computing?: it depends..., und . DAC, Seite 1159-1163. ACM, (2012)A Scalable Multi- TeraOPS Deep Learning Processor Core for AI Trainina and Inference., , , , , , , , , und 21 andere Autor(en). VLSI Circuits, Seite 35-36. IEEE, (2018)A 4R2W register file for a 2.3GHz wire-speed POWER™ processor with double-pumped write operation., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 256-258. IEEE, (2011)A 512kb 8T SRAM macro operating down to 0.57V with an AC-coupled sense amplifier and embedded data-retention-voltage sensor in 45nm SOI CMOS., , , und . ISSCC, Seite 350-351. IEEE, (2010)Across the Stack Opportunities for Deep Learning Acceleration., , , , , , , , , und 21 andere Autor(en). ISLPED, Seite 35:1-35:2. ACM, (2018)Highlights of the ISSCC 2013 Processors and High Performance Digital Sessions., , , , und . J. Solid-State Circuits, 49 (1): 4-8 (2014)F2: VLSI power-management techniques: Principles and applications., , , , , und . ISSCC, Seite 502-503. IEEE, (2013)