Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

apl. Prof. Dr. Thomas Sottmann University of Stuttgart

Data for 'Adjustable polystyrene nanoparticle templates for the production of mesoporous foams and ZnO inverse opals', , , , , und . Dataset, (2024)Related to: Abitaev, Karina; Qawasmi, Yaseen; Atanasova, Petia; Dargel, Carina; Bill, Joachim; Hellweg, Thomas; Sottmann, Thomas: Adjustable polystyrene nanoparticle templates for the production of mesoporous foams and ZnO inverse opals. In: Colloid and Polymer Science 299 (2021), 243-258. doi: 10.1007/s00396-020-04791-5.
 

Weitere Publikationen von Autoren mit dem selben Namen

A 3.6pJ/b 56Gb/s 4-PAM receiver with 6-Bit TI-SAR ADC and quarter-rate speculative 2-tap DFE in 32 nm CMOS., , , , , , , , , und 2 andere Autor(en). ESSCIRC, Seite 148-151. IEEE, (2015)A highly digital 0.5-to-4Gb/s 1.9mW/Gb/s serial-link transceiver using current-recycling in 90nm CMOS., , , , , , und . ISSCC, Seite 152-154. IEEE, (2011)Active compensation of supply noise for a 5-GHz VCO in 45-nm CMOS SOI technology., und . ISCAS, Seite 2617-2620. IEEE, (2008)High-speed link with trellis-coded modulation and Reed-Solomon coding., , , , , und . CSCN, Seite 231-236. IEEE, (2016)A 161mW 56Gb/s ADC-Based Discrete Multitone Wireline Receiver Data-Path in 14nm FinFET., , , , , , , , , und 5 andere Autor(en). ISSCC, Seite 476-478. IEEE, (2019)A 28Gb/s 4-tap FFE/15-tap DFE serial link transceiver in 32nm SOI CMOS technology., , , , , , , , , und 11 andere Autor(en). ISSCC, Seite 324-326. IEEE, (2012)A 60-Gb/s 1.9-pJ/bit NRZ Optical Receiver With Low-Latency Digital CDR in 14-nm CMOS FinFET., , , , , , , , , und 7 andere Autor(en). J. Solid-State Circuits, 53 (4): 1227-1237 (2018)A 64-Gb/s 1.4-pJ/b NRZ Optical Receiver Data-Path in 14-nm CMOS FinFET., , , , , , , , , und 7 andere Autor(en). J. Solid-State Circuits, 52 (12): 3458-3473 (2017)A 28Gb/s source-series terminated TX in 32nm CMOS SOI., , , , , , , und . ISSCC, Seite 334-336. IEEE, (2012)A 16Gb/s Source-Series Terminated Transmitter in 65nm CMOS SOI., , , , , , und . ISSCC, Seite 446-614. IEEE, (2007)