Autor der Publikation

Ultra-Lightweight 548-1080 Gate 166Gbps/W-12.6Tbps/W SIMON 32/64 Cipher Accelerators for IoT in 14nm Tri-gate CMOS.

, , , , , , , und . A-SSCC, Seite 1-4. IEEE, (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Suresh, Vikram
Eine Person hinzufügen mit dem Namen Suresh, Vikram
 

Weitere Publikationen von Autoren mit dem selben Namen

A 220-900mV 179Mcode/s 36pJ/code Canonical Huffman Encoder for DEFLATE Compression in 14nm CMOS., , , , , , , , , und 2 andere Autor(en). CICC, Seite 1-4. IEEE, (2019)A 305mV-850mV 400μW 45GSamples/J reconfigurable compressive sensing engine with early-termination for ultra-low energy target detection in 14nm tri-gate CMOS., , , , , , , , , und . A-SSCC, Seite 253-256. IEEE, (2016)A 280mV 3.1pJ/code Huffman Decoder for DEFLATE Decompression Featuring Opportunistic Code Skip and 3-way Symbol Generation in 14nm Tri-gate CMOS., , , , , , , , , und . A-SSCC, Seite 263-266. IEEE, (2018)Design of 8T-nanowire RAM array., , , , , und . NANOARCH, Seite 152-157. IEEE Computer Society, (2013)Ultra-Lightweight 548-1080 Gate 166Gbps/W-12.6Tbps/W SIMON 32/64 Cipher Accelerators for IoT in 14nm Tri-gate CMOS., , , , , , , und . A-SSCC, Seite 1-4. IEEE, (2018)A 225-950mV 1.5Tbps/W Whirlpool Hashing Accelerator for Secure Automotive Platforms in 14nm CMOS., , , , , , , , und . CICC, Seite 1-4. IEEE, (2019)On-chip lightweight implementation of reduced NIST randomness test suite., , und . HOST, Seite 93-98. IEEE Computer Society, (2013)Managing test coverage uncertainty due to thermal noise in nano-CMOS: A case-study on an SRAM array., und . ICCD, Seite 201-206. IEEE Computer Society, (2013)Entropy Extraction in Metastability-based TRNG., und . HOST, Seite 135-140. IEEE Computer Society, (2010)340mV-1.1V, 289Gbps/W, 2090-gate NanoAES hardware accelerator with area-optimized encrypt/decrypt GF(24)2 polynomials in 22nm tri-gate CMOS., , , , , , , , und . VLSIC, Seite 1-2. IEEE, (2014)