Autor der Publikation

Construction and exploitation of VLIW ASIPs with heterogeneous vector-widths.

, , , , , und . Microprocessors and Microsystems - Embedded Hardware Design, 38 (8): 947-959 (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Diken, Erkan
Eine Person hinzufügen mit dem Namen Diken, Erkan
 

Weitere Publikationen von Autoren mit dem selben Namen

A Middleware Approach to Achieving Fault Tolerance of Kahn Process Networks on Networks on Chips., , und . Int. J. Reconfig. Comp., (2011)A configurable SIMD architecture with explicit datapath for intelligent learning., , , , , , , und . SAMOS, Seite 156-163. IEEE, (2016)Construction and exploitation of VLIW ASIPs with heterogeneous vector-widths., , , , , und . Microprocessors and Microsystems - Embedded Hardware Design, 38 (8): 947-959 (2014)BuildMaster: Efficient ASIP architecture exploration through compilation and simulation result caching., , , und . DDECS, Seite 83-88. IEEE Computer Society, (2014)ASAM: Automatic Architecture Synthesis and Application Mapping., , , , , , , , , und 3 andere Autor(en). DSD, Seite 216-225. IEEE Computer Society, (2012)Transformation-Based Exploration of Data Parallel Architecture for Customizable Hardware: A JPEG Encoder Case Study., , , und . DSD, Seite 774-781. IEEE Computer Society, (2012)Mixed-length SIMD code generation for VLIW architectures with multiple native vector-widths., , , , , und . ASAP, Seite 181-188. IEEE Computer Society, (2015)ASAM: Automatic architecture synthesis and application mapping., , , , , , , , , und 4 andere Autor(en). Microprocessors and Microsystems - Embedded Hardware Design, 37 (8-C): 1002-1019 (2013)An Access-Pattern-Aware On-Chip Vector Memory System with Automatic Loading for SIMD Architectures., , , , und . HPEC, Seite 1-7. IEEE, (2018)