Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Thermal characterization and modeling of ultra-thin silicon chips., , , , , und . ESSDERC, Seite 397-400. IEEE, (2014)Hybride Systeme in Folie (HySiF) Mittels Adaptivem Layout Und Laserdirektschreiber, , , , , , und . MikroSystemTechnik Kongress 2017 : MEMS, Mikroelektronik, Systeme 23.-25. Oktober 2017 in München, (2017)1593.Komplexe Systeme in Folien ? die Nächste Generation Intelligenter Und Flexibler Foliensubstrate, , , , , , , und . Seite 34. (Februar 2016)1548.Imbedding Ultra-Thin Chips in Polymers, , , , , und . Seite 1-6. (2011)Two-Dimensional Flex Sensor Exploiting Stacked Ultrathin Chips, , , , und . IEEE Electron Device Letters, 33 (3): 444-446 (März 2012)Ultra-thin chips and related applications, a new paradigm in silicon technology, , , , , und . 2009 Proceedings of the European Solid State Device Research Conference, Seite 29-36. Piscataway, New Jersey, IEEE, (2009)Innovative solutions for systems based on embedding of thin components into flexible printed circuit boards, , , , , , , und . 20th European Microelectronics and Packaging Conference & Exhibition, EMPC 2015 : Enabling technologies for a better life and future, Seite 1-4. Piscataway, NJ, IEEE, (2015)Smart Skin for Robotics -- an example of a Complex System-In-Foil, , , , , , , , , und 2 andere Autor(en). International Exhibition and Conference for the Printed Electronics Industry (LOPEC), Munich, Germany, (2017)Optimized adaptive layout technique for hybrid systems in foil, , , , und . 2017 21st European Microelectronics and Packaging Conference (EMPC) & Exhibition, Piscataway, New Jersey, IEEE, (2017)Compensation of externally applied mechanical stress by stacking of ultra-thin chips, , , und . 2011 Proceedings of the European Solid-State Device Research Conference (ESSDERC), Seite 279-282. Piscataway, New Jersey, IEEE, (2011)