Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low-Area Active-Feedback Low-Noise Amplifier Design in Scaled Digital CMOS., , , , und . J. Solid-State Circuits, 43 (11): 2422-2433 (2008)Advanced Planar Bulk and Multigate CMOS Technology: Analog-Circuit Benchmarking up to mm-Wave Frequencies., , , , , , , , , und 5 andere Autor(en). ISSCC, Seite 528-529. IEEE, (2008)A 2-mm2 0.1-5 GHz Software-Defined Radio Receiver in 45-nm Digital CMOS., , , , , , , , , und 1 andere Autor(en). J. Solid-State Circuits, 44 (12): 3486-3498 (2009)CMOS low-power transceivers for 60GHz multi Gbit/s communications., , , , , , , , , und 7 andere Autor(en). CICC, Seite 1-8. IEEE, (2013)Simulation Methodology for Analysis of Substrate Noise Impact on Analog / RF Circuits Including Interconnect Resistance., , , und . DATE, Seite 270-275. IEEE Computer Society, (2005)A 2mm2 0.1-to-5GHz SDR receiver in 45nm digital CMOS., , , , , , , , , und 1 andere Autor(en). ISSCC, Seite 408-409. IEEE, (2009)A 60-GHz 8-Way Phased-Array Front-End With T/R Switching and Calibration-Free Beamsteering in 28-nm CMOS., , , , , , , und . J. Solid-State Circuits, 53 (7): 2001-2011 (2018)A low-power radio chipset in 40nm LP CMOS with beamforming for 60GHz high-data-rate wireless communication., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 236-237. IEEE, (2013)Simulation Methodology for Analysis of Substrate Noise Impact on Analog / RF Circuits Including Interconnect Resistance, , , und . CoRR, (2007)A low-power 57-to-66GHz transceiver in 40nm LP CMOS with -17dB EVM at 7Gb/s., , , , , , , , , und 2 andere Autor(en). ISSCC, Seite 268-270. IEEE, (2012)