Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Vinet, Maud
Eine Person hinzufügen mit dem Namen Vinet, Maud
 

Weitere Publikationen von Autoren mit dem selben Namen

Delay partitioning helps reducing variability in 3DVLSI., , , , und . ESSCIRC, Seite 75-78. IEEE, (2016)Recent advances in 3D VLSI integration., , , , , , , , , und 7 andere Autor(en). ICICDT, Seite 1-4. IEEE, (2016)Piezoresistive transduction optimization of p-doped poly-Silicon NEMS., , , , , , , und . ESSDERC, Seite 149-152. IEEE, (2015)A comprehensive study of monolithic 3D cell on cell design using commercial 2D tool., , , , , , , , , und 6 andere Autor(en). DATE, Seite 1192-1196. ACM, (2015)From 2D to Monolithic 3D: Design Possibilities, Expectations and Challenges., , , , , , , , , und 2 andere Autor(en). ISPD, Seite 127. ACM, (2015)Analog performance of strained SOI nanowires down to 10K., , , , , , und . ESSDERC, Seite 222-225. IEEE, (2016)Recent advances in 3D VLSI integration., , , , , , , , , und 7 andere Autor(en). ICICDT, Seite 1-4. IEEE, (2016)Si MOS technology for spin-based quantum computing., , , , , , , , , und 7 andere Autor(en). ESSDERC, Seite 12-17. IEEE, (2018)Towards a scalable quantum computer., , , , , , , und . DTIS, Seite 1. IEEE, (2018)FDSOI bottom MOSFETs stability versus top transistor thermal budget featuring 3D monolithic integration., , , , , , , , , und 6 andere Autor(en). ESSDERC, Seite 110-113. IEEE, (2014)