Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Sadhu, Bodhisatwa
Eine Person hinzufügen mit dem Namen Sadhu, Bodhisatwa
 

Weitere Publikationen von Autoren mit dem selben Namen

A 52 GHz Frequency Synthesizer Featuring a 2nd Harmonic Extraction Technique That Preserves VCO Performance., , und . J. Solid-State Circuits, 50 (5): 1214-1223 (2015)Capacitor bank design for wide tuning range LC VCOs: 850MHz-7.1GHz (157%)., und . ISCAS, Seite 1975-1978. IEEE, (2010)A 28-GHz 32-Element TRX Phased-Array IC With Concurrent Dual-Polarized Operation and Orthogonal Phase and Gain Control for 5G Communications., , , , , , , , , und 12 andere Autor(en). J. Solid-State Circuits, 52 (12): 3373-3391 (2017)Indirect performance sensing for on-chip analog self-healing via Bayesian model fusion., , , , , , , , , und 4 andere Autor(en). CICC, Seite 1-4. IEEE, (2013)10.8 A 12-to-26GHz fractional-N PLL with dual continuous tuning LC-D/VCOs., , , , und . ISSCC, Seite 196-198. IEEE, (2016)Modeling and synthesis of wide-band switched-resonators for VCOs., , und . CICC, Seite 225-228. IEEE, (2008)A Fully Decoupled LC Tank VCO Topology for Amplitude Boosted Low Phase Noise Operation., , und . J. Solid-State Circuits, 53 (9): 2488-2499 (2018)Adaptive Circuit Design Methodology and Test Applied to Millimeter-Wave Circuits., , , , , , , , und . IEEE Design & Test, 31 (6): 8-18 (2014)A 23.5 GHz PLL With an Adaptively Biased VCO in 32 nm SOI-CMOS., , , , , , , , , und 5 andere Autor(en). IEEE Trans. on Circuits and Systems, 60-I (8): 2009-2017 (2013)A CMOS 3.3-8.4 GHz wide tuning range, low phase noise LC VCO., , und . CICC, Seite 559-562. IEEE, (2009)