Autor der Publikation

Technology-circuit co-design of asymmetric SRAM cells for read stability improvement.

, , und . CICC, Seite 1-4. IEEE, (2010)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A floating-body dynamic supply boosting technique for low-voltage sram in nanoscale PD/SOI CMOS technologies., , , , und . ISLPED, Seite 8-13. ACM, (2007)Modeling and Analysis of Leakage Currents in Double-Gate Technologies., , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 25 (10): 2052-2061 (2006)Adaptive Beam Design for V2I Communications Using Vehicle Tracking With Extended Kalman Filter., , , , und . IEEE Trans. Veh. Technol., 71 (1): 489-502 (2022)Design Considerations of Scaled Sub-0.1 ?m PD/SOI CMOS Circuits., , , und . ISQED, Seite 153-158. IEEE Computer Society, (2003)Modeling and analysis of total leakage currents in nanoscale double gate devices and circuits., , , und . ISLPED, Seite 8-13. ACM, (2005)Strained-si devices and circuits for low-power applications., , und . ISLPED, Seite 180-183. ACM, (2003)Estimation of gate-to-channel tunneling current in ultra-thin oxide sub-50nm double gate devices., , , , , , und . Microelectronics Journal, 38 (8-9): 931-941 (2007)Yield estimation of SRAM circuits using "Virtual SRAM Fab"., , , , , , , , , und 2 andere Autor(en). ICCAD, Seite 631-636. ACM, (2009)Device Footprint Scaling for Ultra Thin Body Fully Depleted SOI., , , und . ISQED, Seite 145-152. IEEE Computer Society, (2007)Assessment of structure variation in silicon nanowire FETs and impact on SRAM., , , und . Microelectronics Journal, 43 (5): 300-304 (2012)