Autor der Publikation

A 340 mV-to-0.9 V 20.2 Tb/s Source-Synchronous Hybrid Packet/Circuit-Switched 16 × 16 Network-on-Chip in 22 nm Tri-Gate CMOS.

, , , , , , , , , und . IEEE J. Solid State Circuits, 50 (1): 59-67 (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Reliable Routing Architecture and Algorithm for NoCs., , , , , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 31 (5): 726-739 (2012)A 4096-Neuron 1M-Synapse 3.8PJ/SOP Spiking Neural Network with On-Chip STDP Learning and Sparse Weights in 10NM FinFET CMOS., , , , und . VLSI Circuits, Seite 255-256. IEEE, (2018)A dense 45nm half-differential SRAM with lower minimum operating voltage., , , , und . ISCAS, Seite 57-60. IEEE, (2011)Circuit design advances to enable ubiquitous sensing environments., , , , , , und . ISCAS, Seite 285-288. IEEE, (2010)A highly resilient routing algorithm for fault-tolerant NoCs., , , , , und . DATE, Seite 21-26. IEEE, (2009)µRNG: A 300-950 mV, 323 Gbps/W All-Digital Full-Entropy True Random Number Generator in 14 nm FinFET CMOS., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 51 (7): 1695-1704 (2016)Analysis and measurement of the stability of dual-resonator oscillators., , , und . RWS, Seite 219-222. IEEE, (2012)25.9 Reconfigurable Transient Current-Mode Global Interconnect Circuits in 10nm CMOS for High-Performance Processors with Wide Voltage-Frequency Operating Range., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 396-398. IEEE, (2020)Why Compete When You Can Work Together: FPGA-ASIC Integration for Persistent RNNs., , , , , , , , , und 6 andere Autor(en). FCCM, Seite 199-207. IEEE, (2019)A Ray-Casting Accelerator in 10nm CMOS for Efficient 3D Scene Reconstruction in Edge Robotics and Augmented Reality Applications., , , , , , , , , und 4 andere Autor(en). VLSI Circuits, Seite 1-2. IEEE, (2020)