Autor der Publikation

A Universal Hardware-Driven PVT and Layout-Aware Predictive Failure Analytics for SRAM.

, , , , , , , und . IEEE Trans. VLSI Syst., 24 (3): 968-978 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Kanj, Rouwaida
Eine Person hinzufügen mit dem Namen Kanj, Rouwaida
 

Weitere Publikationen von Autoren mit dem selben Namen

Corrections to "Super Fast Physics-Based Methodology for Accurate Memory Yield Prediction"., und . IEEE Trans. VLSI Syst., 23 (7): 1380 (2015)Super Fast Physics-Based Methodology for Accurate Memory Yield Prediction., , , , , , , , , und 2 andere Autor(en). IEEE Trans. VLSI Syst., 23 (3): 534-543 (2015)Critical evaluation of SOI design guidelines., und . IEEE Trans. VLSI Syst., 12 (9): 885-894 (2004)Robust bias temperature instability refresh design and methodology for memory cell recovery., , , , und . ICICDT, Seite 1-4. IEEE, (2014)Efficient analog circuit optimization using sparse regression and error margining., , , , und . ISQED, Seite 410-415. IEEE, (2016)Automated FPGA implementations of BIP designs., , , , und . SIES, Seite 165-170. IEEE, (2016)Yield estimation of SRAM circuits using "Virtual SRAM Fab"., , , , , , , , , und 2 andere Autor(en). ICCAD, Seite 631-636. ACM, (2009)Data Imbalance Handling Approaches for Accurate Statistical Modeling and Yield Analysis of Memory Designs., , und . ISCAS, Seite 1-5. IEEE, (2019)Statistical leakage modeling for accurate yield analysis: the CDF matching method and its alternatives., , und . ISLPED, Seite 337-342. ACM, (2010)SRAM Local Bit Line Access Failure Analyses., , , , , und . ISQED, Seite 204-209. IEEE Computer Society, (2006)