Autor der Publikation

Cell Broadband Engine processor: Design and implementation.

, , und . IBM Journal of Research and Development, 51 (5): 545-558 (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Cell Broadband Engine processor: Design and implementation., , und . IBM Journal of Research and Development, 51 (5): 545-558 (2007)POWER7TM local clocking and clocked storage elements., , , , , , , und . ISSCC, Seite 178-179. IEEE, (2010)A 32kB 2R/1W L1 data cache in 45nm SOI technology for the POWER7TM processor., , , , , , , , , und 3 andere Autor(en). ISSCC, Seite 344-345. IEEE, (2010)4.1 22nm Next-generation IBM System z microprocessor., , , , , , , , , und 21 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2015)The Design and Characterization of a Half-Volt 32 nm Dual-Read 6T SRAM., , , , , , , und . IEEE Trans. on Circuits and Systems, 58-I (9): 2010-2016 (2011)POWER7™, a Highly Parallel, Scalable Multi-Core High End Server Processor., , , , , , , , , und 14 andere Autor(en). J. Solid-State Circuits, 46 (1): 145-161 (2011)Custom circuit design as a driver of microprocessor performance., , , , , , und . IBM Journal of Research and Development, 44 (6): 799-822 (2000)A 32nm 0.5V-supply dual-read 6T SRAM., , , , , , , , , und 5 andere Autor(en). CICC, Seite 1-4. IEEE, (2010)IBM POWER8 circuit design and energy optimization., , , , , , , , , und 13 andere Autor(en). IBM Journal of Research and Development, (2015)Key features of the design methodology enabling a multi-core SoC implementation of a first-generation CELL processor., , , , , , , , , und 13 andere Autor(en). ASP-DAC, Seite 871-878. IEEE, (2006)