Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 1.1V 1ynm 6.4Gb/s/pin 16Gb DDR5 SDRAM with a Phase-Rotator-Based DLL, High-Speed SerDes and RX/TX Equalization Scheme., , , , , , , , , und 25 andere Autor(en). ISSCC, Seite 380-382. IEEE, (2019)A 1.1-V 10-nm Class 6.4-Gb/s/Pin 16-Gb DDR5 SDRAM With a Phase Rotator-ILO DLL, High-Speed SerDes, and DFE/FFE Equalization Scheme for Rx/Tx., , , , , , , , , und 15 andere Autor(en). J. Solid-State Circuits, 55 (1): 167-177 (2020)Clock- and Data-Recovery Circuit With Independently Controlled Eye-Tracking Loop for High-Speed Graphic DRAMs., und . IEEE Trans. on Circuits and Systems, 58-II (7): 422-426 (2011)A 3.2Gbps single-ended receiver using self-reference generation technique for DRAM interface., , , und . ICECS, Seite 671-674. IEEE, (2010)10-bit Driver IC Using 3-bit DAC Embedded Operational Amplifier for Spatial Optical Modulators (SOMs)., , , , , , , , , und 5 andere Autor(en). J. Solid-State Circuits, 42 (12): 2913-2922 (2007)Forensic acquisition and analysis of palm webOS on mobile devices., , , , und . Digital Investigation, 8 (1): 37-47 (2011)A 10b Driver IC for a Spatial Optical Modulator for Full HDTV Applications., , , , , , , , , und 5 andere Autor(en). ISSCC, Seite 138-592. IEEE, (2007)Low-Power 10-Gb/s Transmitter for High-Speed Graphic DRAMs Using 0.18-µm CMOS Technology., und . IEEE Trans. on Circuits and Systems, 58-II (12): 921-925 (2011)