Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The SpiNNaker 2 Processing Element Architecture for Hybrid Digital Neuromorphic Computing., , , , , , , , , und 8 andere Autor(en). CoRR, (2021)Dynamic Power Management for Neuromorphic Many-Core Systems., , , , , , , , , und 5 andere Autor(en). CoRR, (2019)A Biological-Realtime Neuromorphic System in 28 nm CMOS Using Low-Leakage Switched Capacitor Circuits., , , , , , , und . IEEE Trans. Biomed. Circuits Syst., 10 (1): 243-254 (2016)A 335Mb/s 3.9mm2 65nm CMOS flexible MIMO detection-decoding engine achieving 4G wireless data rates., , , , , , , , , und 2 andere Autor(en). ISSCC, Seite 216-218. IEEE, (2012)Approximate Fixed-Point Elementary Function Accelerator for the SpiNNaker-2 Neuromorphic Chip., , , , , , , , und . ARITH, Seite 37-44. IEEE, (2018)A database accelerator for energy-efficient query processing and optimization., , , , , , , , , und 7 andere Autor(en). NORCAS, Seite 1-5. IEEE, (2016)Highly integrated packet-based AER communication infrastructure with 3Gevent/S throughput., , , , , , und . ICECS, Seite 950-953. IEEE, (2010)Switched-Capacitor Realization of Presynaptic Short-Term-Plasticity and Stop-Learning Synapses in 28 nm CMOS., , , , , , , und . CoRR, (2014)Dynamic voltage and frequency scaling for neuromorphic many-core systems., , , , , , , , , und 9 andere Autor(en). ISCAS, Seite 1-4. IEEE, (2017)Pattern representation and recognition with accelerated analog neuromorphic systems., , , , , , , , , und 26 andere Autor(en). ISCAS, Seite 1-4. IEEE, (2017)