Autor der Publikation

Embedded 1-Mb ReRAM-Based Computing-in- Memory Macro With Multibit Input and Weight for CNN-Based AI Edge Processors.

, , , , , , , , , , , , , , , , , , , und . J. Solid-State Circuits, 55 (1): 203-215 (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 28-nm 320-Kb TCAM Macro Using Split-Controlled Single-Load 14T Cell and Triple-Margin Voltage Sense Amplifier., , , , , und . J. Solid-State Circuits, 54 (10): 2743-2753 (2019)A 28mn 320Kb TCAM Macro with Sub-0.8ns Search Time and 3.5+x Improvement in Delay-Area-Energy Product using Split-Controlled Single-Load 14T Cell., , , , , und . A-SSCC, Seite 127-128. IEEE, (2018)Embedded 1-Mb ReRAM-Based Computing-in- Memory Macro With Multibit Input and Weight for CNN-Based AI Edge Processors., , , , , , , , , und 10 andere Autor(en). J. Solid-State Circuits, 55 (1): 203-215 (2020)A 1Mb Multibit ReRAM Computing-In-Memory Macro with 14.6ns Parallel MAC Computing Time for CNN Based AI Edge Processors., , , , , , , , , und 12 andere Autor(en). ISSCC, Seite 388-390. IEEE, (2019)Considerations Of Integrating Computing-In-Memory And Processing-In-Sensor Into Convolutional Neural Network Accelerators For Low-Power Edge Devices., , , , , , , , , und 3 andere Autor(en). VLSI Circuits, Seite 166-. IEEE, (2019)Resistive Memory-Based In-Memory Computing: From Device and Large-Scale Integration System Perspectives., , , , , , und . Adv. Intell. Syst., 1 (7): 1900068 (2019)