Autor der Publikation

A Hardware Virtual Machine for the Networked Reconfiguration.

, , , , , , und . IEEE International Workshop on Rapid System Prototyping, Seite 194-199. IEEE Computer Society, (2000)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Hardware Virtual Machine for the Networked Reconfiguration., , , , , , und . IEEE International Workshop on Rapid System Prototyping, Seite 194-199. IEEE Computer Society, (2000)System Level Architecture Exploration for Reconfigurable Systems On Chip., , , , , , und . FPL, Seite 1-6. IEEE, (2006)Performance Analysis for Identification of (Sub-)Task-Level Parallelism in Java., , , , , , und . SCOPES, Volume 2826 von Lecture Notes in Computer Science, Seite 313-328. Springer, (2003)A Programming Environment for the Design of Complex High Speed ASICs., , , , und . DAC, Seite 315-320. ACM Press, (1998)Towards high performance sub-10nm finW bulk FinFET technology., , , , , , , , , und 10 andere Autor(en). ESSDERC, Seite 131-134. IEEE, (2016)Synthesis of multi-rate and variable rate circuits for high speed telecommunications applications., , , , und . ED&TC, Seite 542-546. IEEE Computer Society, (1997)A Methodology and Design Environment for DSP ASIC Fixed-Point Refinement., , , , und . DATE, Seite 271-. IEEE Computer Society / ACM, (1999)REDUSA: Module Generation by Automatic Elimination of Superfluous Blocks in Regular Structures., , , , und . DAC, Seite 694-697. ACM Press, (1989)Timing optimization by bit-level arithmetic transformations., , , und . EURO-DAC, Seite 48-53. IEEE Computer Society, (1995)