Autor der Publikation

Graphical User Interface for Medical Deep Learning - Application to Magnetic Resonance Motion Artifact Detection

, , , , , , , , , , , , und . Proceedings of the IEEE Asia-Pacific Signal and Information Processing Association (APSIPA), (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Reconfiguration of One-Time Programmable FPGAs with Faulty Logic Resources., , , und . DFT, Seite 368-376. IEEE Computer Society, (1999)Rent's rule based FPGA packing for routability optimization., , , , und . FPGA, Seite 31-34. ACM, (2014)Post-placement interconnect entropy: how many configuration bits does a programmable logic device need?, und . SLIP, Seite 41-48. ACM, (2006)Graphical User Interface for Medical Deep Learning - Application to Magnetic Resonance Imaging, , , , , , , , , und 3 andere Autor(en). 2018 10th Asia-Pacific Signal And Information Processing Association Annual Summit And Conference (APSIPA ASC), Seite 838-847. IEEE, (2018)Adaptive Algorithms for Maximal Diagnosis of Wiring Interconnects., , und . IEEE Trans. Computers, 52 (10): 1259-1270 (2003)Multi-layer Optical Data Storage Based on Two-photon Recordable Fluorescent Disk Media., , , , , , , und . MSS, Seite 225-236. IEEE Computer Society, (2001)Graphical User Interface for Medical Deep Learning - Application to Magnetic Resonance Motion Artifact Detection, , , , , , , , , und 3 andere Autor(en). Proceedings of the IEEE Asia-Pacific Signal and Information Processing Association (APSIPA), (2018)Designing Efficient Input Interconnect Blocks for LUT Clusters Using Counting and Entropy., und . TRETS, 1 (1): 6:1-6:28 (2008)Technology Mapping into General Programmable Cells., , , und . FPGA, Seite 70-73. ACM, (2015)Complexity Bounds for Lookup Table Implementation of Factored Forms in FPGA Technology Mapping., , und . IPDPS Workshops, Volume 1800 von Lecture Notes in Computer Science, Seite 951-958. Springer, (2000)