Autor der Publikation

Single Supply Voltage High-Speed Semi-dynamic Level-Converting Flip-Flop with Low Power and Area Consumption.

, , , und . PATMOS, Volume 3254 von Lecture Notes in Computer Science, Seite 392-401. Springer, (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low power design of the X-GOLD® SDR 20 baseband processor., , , , , , , und . DATE, Seite 792-793. IEEE, (2010)Single Supply Voltage High-Speed Semi-dynamic Level-Converting Flip-Flop with Low Power and Area Consumption., , , und . PATMOS, Volume 3254 von Lecture Notes in Computer Science, Seite 392-401. Springer, (2004)In-Situ Delay Characterization and Local Supply Voltage Adjustment for Compensation of Local Parametric Variations., , , , und . J. Solid-State Circuits, 42 (7): 1583-1592 (2007)The impact of intra-die device parameter variations on path delays and on the design for yield of low voltage digital circuits., , , und . IEEE Trans. VLSI Syst., 5 (4): 360-368 (1997)Architecture and implementation of a Software-Defined Radio baseband processor., , , , , , , , , und 8 andere Autor(en). ISCAS, Seite 2193-2196. IEEE, (2011)Impact of Gate Leakage on Efficiency of Circuit Block Switch-Off Schemes., , , , , und . VLSI-SoC (Selected Papers), Volume 200 von IFIP, Seite 229-245. Springer, (2003)Design Aspects and Technological Scaling Limits of ZigZag Circuit Block Switch-Off Schemes., , , , und . VLSI-SOC, Seite 246-251. Technische Universität Darmstadt, Insitute of Microelectronic Systems, (2003)Two Level Compact Simulation Methodology for Timing Analysis of Power-Switched Circuits., , , und . PATMOS, Volume 3254 von Lecture Notes in Computer Science, Seite 789-798. Springer, (2004)The impact of intra-die device parameter variations on path delays and on the design for yield of low voltage digital circuits., , , und . ISLPED, Seite 237-242. IEEE, (1996)Degradation and recovery of variability due to BTI., , , , , und . Microelectronics Reliability, (2016)