Autor der Publikation

In-Situ Delay Characterization and Local Supply Voltage Adjustment for Compensation of Local Parametric Variations.

, , , , und . J. Solid-State Circuits, 42 (7): 1583-1592 (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

In-Situ Delay Characterization and Local Supply Voltage Adjustment for Compensation of Local Parametric Variations., , , , und . J. Solid-State Circuits, 42 (7): 1583-1592 (2007)Single Supply Voltage High-Speed Semi-dynamic Level-Converting Flip-Flop with Low Power and Area Consumption., , , und . PATMOS, Volume 3254 von Lecture Notes in Computer Science, Seite 392-401. Springer, (2004)Impact of Gate Leakage on Efficiency of Circuit Block Switch-Off Schemes., , , , , und . VLSI-SoC (Selected Papers), Volume 200 von IFIP, Seite 229-245. Springer, (2003)Design Aspects and Technological Scaling Limits of ZigZag Circuit Block Switch-Off Schemes., , , , und . VLSI-SOC, Seite 246-251. Technische Universität Darmstadt, Insitute of Microelectronic Systems, (2003)High-speed low-power frequency divider with intrinsic phase rotator., und . ISLPED, Seite 286-291. ACM, (2006)Two Level Compact Simulation Methodology for Timing Analysis of Power-Switched Circuits., , , und . PATMOS, Volume 3254 von Lecture Notes in Computer Science, Seite 789-798. Springer, (2004)Power-Clock Gating in Adiabatic Logic Circuits., , , , und . PATMOS, Volume 3728 von Lecture Notes in Computer Science, Seite 638-646. Springer, (2005)Making adiabatic circuits attractive for todays VLSI industry by multi-mode operation-adiabatic mode circuits., , , , und . Conf. Computing Frontiers, Seite 414-420. ACM, (2005)Digitalization of mixed-signal functionality in nanometer technologies.. ICCAD, Seite 252-255. IEEE, (2010)Design and Application of Power Optimized High-Speed CMOS Frequency Dividers., und . IEEE Trans. VLSI Syst., 16 (11): 1513-1520 (2008)