Autor der Publikation

MAPro: A Tiny Processor for Reconfigurable Baseband Modulation Mapping.

, , und . VLSI Design, Seite 1-6. IEEE Computer Society, (2013)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low-Impact Processor for Dynamic Runtime Power Management., und . IEEE Design & Test of Computers, 25 (1): 52-62 (2008)A simple digital architecture for a harmonic-cancelling sine-wave synthesizer., , , , und . ISCAS, Seite 2113-2116. IEEE, (2014)Dynamic reconfigurable puncturing for secure wireless communication., , , und . DATE, Seite 888-891. ACM, (2015)Approximate Integer and Floating-Point Dividers with Near-Zero Error Bias., , und . DAC, Seite 161. ACM, (2019)DRMA: dynamically reconfigurable MPSoC architecture., , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 239-244. ACM, (2013)ADC Precision Requirement for Digital Ultra-Wideband Receivers with Sublinear Front-Ends: A Power and Performance Perspective., , und . VLSI Design, Seite 575-580. IEEE Computer Society, (2006)NoCGEN: A Template Based Reuse Methodology for Networks on Chip Architecture., und . VLSI Design, Seite 717-720. IEEE Computer Society, (2004)Specification and Design of Multi-Million Gate SOCs., , , , und . VLSI Design, Seite 18-19. IEEE Computer Society, (2003)Realizing Cycle Accurate Processor Memory Simulation via Interface Abstraction., , und . VLSI Design, Seite 141-146. IEEE Computer Society, (2011)CSER: HW/SW configurable soft-error resiliency for application specific instruction-set processors., , , , , , , und . DATE, Seite 707-712. EDA Consortium San Jose, CA, USA / ACM DL, (2013)