Autor der Publikation

Modeling and Analysis of the Nonrectangular Gate Effect for Postlithography Circuit Simulation.

, , , , , , und . IEEE Trans. VLSI Syst., 18 (4): 666-670 (2010)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Resilience Articulation Point (RAP): Cross-layer dependability modeling for nanometer system-on-chip resilience., , , , , , , , , und 10 andere Autor(en). Microelectronics Reliability, 54 (6-7): 1066-1074 (2014)The Impact of Random Device Variation on SRAM Cell Stability in Sub-90-nm CMOS Technologies., und . IEEE Trans. VLSI Syst., 16 (1): 86-97 (2008)Keynote 1 - VLSI 2.0: R&D Post Moore., , und . VLSI-SoC, IEEE, (2013)Process variability at the 65nm node and beyond.. CICC, Seite 1-8. IEEE, (2008)Optimal shielding/spacing metrics for low power design., , und . ISVLSI, Seite 167-172. IEEE Computer Society, (2003)Incorporating the impacts of workload-dependent runtime variations into timing analysis., , , und . DATE, Seite 1022-1025. EDA Consortium San Jose, CA, USA / ACM DL, (2013)Efficient and product-representative timing model validation., , , und . VTS, Seite 90-95. IEEE Computer Society, (2011)Statistical yield analysis of silicon-on-insulator embedded DRAM., , , , , , , und . ISQED, Seite 190-194. IEEE Computer Society, (2009)Assessment of True Worst Case Circuit Performance Under Interconnect Parameter Variations., , , und . ISQED, Seite 431-436. IEEE Computer Society, (2001)Coupling timing objectives with optical proximity correction for improved timing yield., , , , , und . ISQED, Seite 97-102. IEEE, (2011)