Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The 65-nm 16-MB Shared On-Die L3 Cache for the Dual-Core Intel Xeon Processor 7100 Series., , , , , , , , , und 2 andere Autor(en). J. Solid-State Circuits, 42 (4): 846-852 (2007)A 290-mV, 7-nm Ultra-Low-Voltage One-Port SRAM Compiler Design Using a 12T Write Contention and Read Upset Free Bit-Cell., , , und . J. Solid-State Circuits, 54 (4): 1152-1160 (2019)A 1-Mb 28-nm 1T1MTJ STT-MRAM With Single-Cap Offset-Cancelled Sense Amplifier and In Situ Self-Write-Termination., , , , , , , , , und . J. Solid-State Circuits, 54 (1): 231-239 (2019)Learning a Concept Hierarchy from Multi-labeled Documents., , , und . NIPS, Seite 3671-3679. (2014)Not-So-Latent Dirichlet Allocation: Collapsed Gibbs Sampling Using Human Judgments.. Mturk@HLT-NAACL, Seite 131-138. Association for Computational Linguistics, (2010)Comparison of child-human and child-computer interactions based on manual annotations., , , und . WOCCI, Seite 49-54. ISCA, (2009)12.3 A low-power and high-performance 10nm SRAM architecture for mobile applications., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 210-211. IEEE, (2017)Automatic Instruction-Level Software-Only Recovery., , und . IEEE Micro, 27 (1): 36-47 (2007)A 45 nm 8-Core Enterprise Xeon¯ Processor., , , , , , , , , und . J. Solid-State Circuits, 45 (1): 7-14 (2010)A 16 nm 128 Mb SRAM in High- $\kappa$ Metal-Gate FinFET Technology With Write-Assist Circuitry for Low-VMIN Applications., , , , , , , , , und 2 andere Autor(en). J. Solid-State Circuits, 50 (1): 170-177 (2015)