Autor der Publikation

Very wide register: an asymmetric register file organization for low power embedded processors.

, , , , , und . DATE, Seite 1066-1071. EDA Consortium, San Jose, CA, USA, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Link-time effective whole-program optimizations., und . Future Generation Comp. Syst., 16 (5): 503-511 (2000)An Efficient Method for Energy Estimation of Application Specific Instruction-Set Processors., , , und . DSD, Seite 471-474. IEEE Computer Society, (2013)A Unified Model for Analysis of Real-Time Properties., , und . ISoLA (Preliminary proceedings), Volume TR-2004-6 von Technical Report, Seite 220-226. Department of Computer Science, University of Cyprus, (2004)ADVISE: Performance Evaluation of Parallel VHDL Simulation., und . Annual Simulation Symposium, Seite 146-156. IEEE Computer Society, (1997)Construction and exploitation of VLIW ASIPs with heterogeneous vector-widths., , , , , und . Microprocessors and Microsystems - Embedded Hardware Design, 38 (8): 947-959 (2014)Very wide register: an asymmetric register file organization for low power embedded processors., , , , , und . DATE, Seite 1066-1071. EDA Consortium, San Jose, CA, USA, (2007)Automated extraction of scenario sequences from disciplined dataflow networks., , , , und . MEMOCODE, Seite 47-56. IEEE, (2013)Predictable real-time software synthesis., , und . Real-Time Systems, 36 (3): 159-198 (2007)Strengthening Property Preservation in Concurrent Real-Time Systems., , , und . RTCSA, Seite 106-109. IEEE Computer Society, (2006)BuildMaster: Efficient ASIP architecture exploration through compilation and simulation result caching., , , und . DDECS, Seite 83-88. IEEE Computer Society, (2014)