Autor der Publikation

A 0.25 μm 0.92 mW per Mb/s Viterbi decoder featuring resonant clocking for ultra-low-power 54 Mb/s WLAN communication.

, , , , , , , und . CICC, Seite 451-454. IEEE, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 50 Mbps 4×4 maximum likelihood decoder for multiple-input multiple-output systems with QPSK modulation., , und . ICECS, Seite 332-335. IEEE, (2003)A Security-Enhanced UHF RFID Tag Chip., , , , und . DSD, Seite 705-712. IEEE Computer Society, (2013)Compressive sensing for WiFi-based passive bistatic radar., , und . EUSIPCO, Seite 1444-1448. IEEE, (2012)Silicon implementation of an MMSE-based soft demapper for MIMO-BICM., , , , , und . ISCAS, IEEE, (2006)FFT Processor for OFDM Channel Estimation., , , , und . ISCAS, Seite 1417-1420. IEEE, (2007)Matching pursuit: Evaluation and implementatio for LTE channel estimation., , , und . ISCAS, Seite 589-592. IEEE, (2010)VINCI: Secure Test of a VLSI High-Speed Encryption System., , , , , und . ITC, Seite 782-790. IEEE Computer Society, (1993)A 2 Gb/s balanced AES crypto-chip implementation., , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 39-44. ACM, (2004)Multi-user MIMO testbed., , , , , und . WINTECH, Seite 109-110. ACM, (2008)Design and Verification of a Stack Processor Virtual Component., , , , , und . IEEE Micro, 21 (2): 69-80 (2001)