Autor der Publikation

Concurrent Application of Compaction and Compression for Test Time and Data Volume Reduction in Scan Designs.

, und . IEEE Trans. Computers, 52 (11): 1480-1489 (2003)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Aggressive Test Power Reduction Through Test Stimuli Transformation., und . ICCD, Seite 542-547. IEEE Computer Society, (2003)Mobile ecosystem driven application-specific low-power control microarchitecture., und . ICCD, Seite 720-727. IEEE Computer Society, (2015)Microarchitectural synthesis of gracefully degradable, dynamically reconfigurable ASICs.. ICCD, Seite 112-117. IEEE Computer Society, (1996)Scan Power Reduction Through Test Data Transition Frequency Analysis., , und . ITC, Seite 844-850. IEEE Computer Society, (2002)Autonomous Yet Deterministic Test of SOC Cores., und . ITC, Seite 1359-1368. IEEE Computer Society, (2004)Optimal Self-Recovering Microarchitecture Synthesis., und . FTCS, Seite 512-521. IEEE Computer Society, (1993)Scan Power Reduction for Linear Test Compression Schemes Through Seed Selection., und . IEEE Trans. VLSI Syst., 20 (12): 2170-2183 (2012)The Construction of Optimal Deterministic Partitionings in Scan-Based BIST Fault Diagnosis: Mathematical Foundations and Cost-Effective Implementations., und . IEEE Trans. Computers, 54 (1): 61-75 (2005)Concurrent Application of Compaction and Compression for Test Time and Data Volume Reduction in Scan Designs., und . IEEE Trans. Computers, 52 (11): 1480-1489 (2003)Automatic Synthesis of Self-Recovering VLSI Systems., und . IEEE Trans. Computers, 45 (2): 131-142 (1996)