Autor der Publikation

An Improved Unified Scalable Radix-2 Montgomery Multiplier.

, , , , und . IEEE Symposium on Computer Arithmetic, Seite 172-178. IEEE Computer Society, (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Bias temperature instabilities in 4H SiC metal oxide semiconductor field effect transistors: Insight provided by electrically detected magnetic resonance., , , und . Microelectron. Reliab., (2018)µRNG: A 300-950 mV, 323 Gbps/W All-Digital Full-Entropy True Random Number Generator in 14 nm FinFET CMOS., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 51 (7): 1695-1704 (2016)Design and analysis of spatial encoding circuits for peak power reduction in on-chip buses., , , und . IEEE Trans. Very Large Scale Integr. Syst., 13 (11): 1225-1238 (2005)A Ray-Casting Accelerator in 10nm CMOS for Efficient 3D Scene Reconstruction in Edge Robotics and Augmented Reality Applications., , , , , , , , , und 4 andere Autor(en). VLSI Circuits, Seite 1-2. IEEE, (2020)A 435MHz, 2.5Mbps/W Side-Channel-Attack Resistant Crypto-Processor for Secure RSA-4K Public-Key Encryption in 14nm CMOS., , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2020)3GHz, 74mW 2-level Karatsuba 64b Galois field multiplier for public-key encryption acceleration in 45nm CMOS., , , , , , , , und . ESSCIRC, Seite 198-201. IEEE, (2010)An All-Digital Unified Static/Dynamic Entropy Generator Featuring Self-Calibrating Hierarchical Von Neumann Extraction for Secure Privacy-Preserving Mutual Authentication in IoT Mote Platforms., , , , , , , , und . VLSI Circuits, Seite 169-170. IEEE, (2018)250mV-950mV 1.1Tbps/W double-affine mapped Sbox based composite-field SMS4 encrypt/decrypt accelerator in 14nm tri-gate CMOS., , , , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2016)Hybrid Circuit/Packet Switched Network for Energy Efficient on-Chip Interconnections., , , und . Low Power Networks-on-Chip, Springer, (2011)High-performance energy-efficient NoC fabrics: Evolution and future challenges.. NOCS, Seite i. IEEE, (2014)