Autor der Publikation

An All-Digital Unified Static/Dynamic Entropy Generator Featuring Self-Calibrating Hierarchical Von Neumann Extraction for Secure Privacy-Preserving Mutual Authentication in IoT Mote Platforms.

, , , , , , , , und . VLSI Circuits, Seite 169-170. IEEE, (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Designing leakage tolerant, low power wide-OR dominos for sub-130nm CMOS technologies., , und . Microelectronics Journal, 36 (9): 801-809 (2005)A Low-swing Signaling Circuit Technique for 65nm On-chip Interconnects., , , , und . SoCC, Seite 289-292. IEEE, (2006)Self Calibrating Circuit Design for Variation Tolerant VLSI Systems., , , , und . IOLTS, Seite 100-105. IEEE Computer Society, (2005)Comparison of high-performance VLSI adders in the energy-delay space., , , , und . IEEE Trans. Very Large Scale Integr. Syst., 13 (6): 754-758 (2005)Design and analysis of spatial encoding circuits for peak power reduction in on-chip buses., , , und . IEEE Trans. Very Large Scale Integr. Syst., 13 (11): 1225-1238 (2005)A 280mV 3.1pJ/code Huffman Decoder for DEFLATE Decompression Featuring Opportunistic Code Skip and 3-way Symbol Generation in 14nm Tri-gate CMOS., , , , , , , , , und . A-SSCC, Seite 263-266. IEEE, (2018)High-performance energy-efficient memory circuit technologies for sub-45nm technologies., und . SoCC, Seite 322. IEEE, (2006)A 2.1GHz 6.5mW 64-bit Unified PopCount/BitScan Datapath Unit for 65nm High-Performance Microprocessor Execution Cores., , , , und . VLSI Design, Seite 273-278. IEEE Computer Society, (2008)A 4.1Tb/s bisection-bandwidth 560Gb/s/W streaming circuit-switched 8×8 mesh network-on-chip in 45nm CMOS., , , , , , , und . ISSCC, Seite 110-111. IEEE, (2010)A 2.05GVertices/s 151mW lighting accelerator for 3D graphics vertex and pixel shading in 32nm CMOS., , , , , , , und . ISSCC, Seite 184-186. IEEE, (2012)