Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Noguera, Juanjo
Eine Person hinzufügen mit dem Namen Noguera, Juanjo
 

Weitere Publikationen von Autoren mit dem selben Namen

Development Framework for Implementing FPGA-Based Cognitive Network Nodes., , , , , und . GLOBECOM, Seite 1-7. IEEE, (2009)High-Level Synthesis for FPGAs: From Prototyping to Deployment., , , , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 30 (4): 473-491 (2011)Building real-time HDTV applications in FPGAs using processors, AXI interfaces and high level synthesis tools., , und . DATE, Seite 848-850. IEEE, (2011)Power Reduction in Network Equipment through Adaptive Partial Reconfiguration., und . FPL, Seite 240-245. IEEE, (2007)OmpSs@Zynq all-programmable SoC ecosystem., , , , , , , und . FPGA, Seite 137-146. ACM, (2014)Fast dynamic and partial reconfiguration data path with low hardware overhead on Xilinx FPGAs., , , und . IPDPS Workshops, Seite 1-8. IEEE, (2010)System-level power-performance trade-offs in task scheduling for dynamically reconfigurable architectures., und . CASES, Seite 73-83. ACM, (2003)A Model-Based Approach to Cognitive Radio Design., , , und . IEEE Journal on Selected Areas in Communications, 29 (2): 455-468 (2011)Multi-platform demonstrations using the Iris architecture for cognitive radio network testbeds., , , , , , , und . CrownCom, Seite 1-5. ICST / IEEE, (2010)Software-programmable digital pre-distortion on the Zynq SoC., , , und . VLSI-SoC, Seite 288-289. IEEE, (2013)