Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 45nm 6b/cell charge-trapping flash memory using LDPC-based ECC and drift-immune soft-sensing engine., , , , und . ISSCC, Seite 222-223. IEEE, (2013)Realizing erase-free SLC flash memory with rewritable programming design., , , , und . CODES+ISSS, Seite 7:1-7:10. ACM, (2016)How to improve the space utilization of dedup-based PCM storage devices?, , , , und . CODES+ISSS, Seite 11-20. IEEE, (2015)A buffer cache architecture for smartphones with hybrid DRAM/PCM memory., , , und . NVMSA, Seite 1-6. IEEE, (2015)A Light-Weighted Software-Controlled Cache for PCM-based Main Memory Systems., , , und . ICCAD, Seite 22-29. IEEE, (2015)Sparse ReRAM engine: joint exploration of activation and weight sparsity in compressed neural networks., , , , , , und . ISCA, Seite 236-249. ACM, (2019)Disturbance Relaxation for 3D Flash Memory., , , , und . IEEE Trans. Computers, 65 (5): 1467-1483 (2016)7.3 A resistance-drift compensation scheme to reduce MLC PCM raw BER by over 100× for storage-class memory applications., , , , , , , , , und 3 andere Autor(en). ISSCC, Seite 134-135. IEEE, (2016)Marching-Based Wear-Leveling for PCM-Based Storage Systems., , , , und . ACM Trans. Design Autom. Electr. Syst., 20 (2): 25:1-25:22 (2015)A partnership-based approach to minimize the maximal response time of flash-memory storage systems., , , , und . SAC, Seite 616-619. ACM, (2018)