Autor der Publikation

On-demand fault-tolerant loop processing on massively parallel processor arrays.

, , , , und . ASAP, Seite 194-201. IEEE Computer Society, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Efficient Mapping of CNNs onto Tightly Coupled Processor Arrays., , , und . JCP, 14 (8): 541-556 (2019)Techniques for on-demand structural redundancy for massively parallel processor arrays., , , , , und . Journal of Systems Architecture - Embedded Systems Design, 61 (10): 615-627 (2015)Anytime instructions for programmable accuracy floating-point arithmetic., , , und . CF, Seite 215-219. ACM, (2019)A co-design approach for fault-tolerant loop execution on Coarse-Grained Reconfigurable Arrays., , , , , , und . AHS, Seite 1-8. IEEE, (2015)On-demand fault-tolerant loop processing on massively parallel processor arrays., , , , und . ASAP, Seite 194-201. IEEE Computer Society, (2015)Constructing fast and cycle-accurate simulators for configurable accelerators using C++ templates., , und . RSP, Seite 9-15. ACM, (2017)Invasive Computing for Predictability of Multiple Non-functional Properties: A Cyber-Physical System Case Study., , , , , und . ASAP, Seite 1-9. IEEE Computer Society, (2018)Adaptive fault tolerance through invasive computing., , , , , und . AHS, Seite 1-8. IEEE, (2015)Symbolic loop parallelization for balancing I/O and memory accesses on processor arrays., , , und . MEMOCODE, Seite 188-197. IEEE, (2015)Symbolic Multi-Level Loop Mapping of Loop Programs for Massively Parallel Processor Arrays., , , und . ACM Trans. Embedded Comput. Syst., 17 (2): 31:1-31:27 (2018)