Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Bishnoi, Rajendra
Eine Person hinzufügen mit dem Namen Bishnoi, Rajendra
 

Weitere Publikationen von Autoren mit dem selben Namen

A cross-layer analysis of Soft Error, aging and process variation in Near Threshold Computing., , , , und . DATE, Seite 205-210. IEEE, (2016)Spintronic normally-off heterogeneous system-on-chip design., , und . DATE, Seite 113-118. IEEE, (2018)A Comprehensive Framework for Parametric Failure Modeling and Yield Analysis of STT-MRAM., , und . IEEE Trans. VLSI Syst., 27 (7): 1697-1710 (2019)Inkjet-Printed True Random Number Generator based on Additive Resistor Tuning., , , und . DATE, Seite 1361-1366. IEEE, (2019)Read disturb fault detection in STT-MRAM., , , und . ITC, Seite 1-7. IEEE Computer Society, (2014)Fault Tolerant Non-Volatile spintronic flip-flop., , und . DATE, Seite 261-264. IEEE, (2016)GREAT: HeteroGeneous IntegRated Magnetic tEchnology Using Multifunctional Standardized sTack., , , , , , , , , und 6 andere Autor(en). ISVLSI, Seite 344-349. IEEE Computer Society, (2017)Predictive Modeling and Design Automation of Inorganic Printed Electronics., , , , , und . DATE, Seite 30-35. IEEE, (2019)Using multifunctional standardized stack as universal spintronic technology for IoT., , , , , , , , , und 8 andere Autor(en). DATE, Seite 931-936. IEEE, (2018)A cross-layer adaptive approach for performance and power optimization in STT-MRAM., , , und . DATE, Seite 791-796. IEEE, (2018)