Autor der Publikation

Vertically-stacked double-gate nanowire FETs with controllable polarity: from devices to regular ASICs.

, , , , , , und . DATE, Seite 625-630. EDA Consortium San Jose, CA, USA / ACM DL, (2013)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Towards More Efficient Logic Blocks By Exploiting Biconditional Expansion (Abstract Only)., , , , und . FPGA, Seite 262. ACM, (2015)Improving Circuit Mapping Performance Through MIG-based Synthesis for Carry Chains., , , , , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 131-136. ACM, (2017)Multiple Independent Gate FETs: How many gates do we need?, , , , und . ASP-DAC, Seite 243-248. IEEE, (2015)High Speed Architectures for Finding the First two Maximum/Minimum Values., , und . IEEE Trans. VLSI Syst., 20 (12): 2342-2346 (2012)Optimizing Majority-Inverter Graphs with functional hashing., , , und . DATE, Seite 1030-1035. IEEE, (2016)Notes on Majority Boolean Algebra., , , , und . ISMVL, Seite 50-55. IEEE Computer Society, (2016)A Sound and Complete Axiomatization of Majority-n Logic., , , und . IEEE Trans. Computers, 65 (9): 2889-2895 (2016)Vertically-stacked double-gate nanowire FETs with controllable polarity: from devices to regular ASICs., , , , , , und . DATE, Seite 625-630. EDA Consortium San Jose, CA, USA / ACM DL, (2013)Exploiting the Expressive Power of Graphene Reconfigurable Gates via Post-Synthesis Optimization., , , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 39-44. ACM, (2015)BDS-MAJ: a BDD-based logic synthesis tool exploiting majority logic decomposition., , und . DAC, Seite 47:1-47:6. ACM, (2013)