Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The Brain on Low Power Architectures - Efficient Simulation of Cortical Slow Waves and Asynchronous States., , , , , , , , , und 3 andere Autor(en). PARCO, Volume 32 von Advances in Parallel Computing, Seite 760-769. IOS Press, (2017)Next generation of Exascale-class systems: ExaNeSt project and the status of its interconnect and storage development., , , , , , , , , und 9 andere Autor(en). Microprocessors and Microsystems - Embedded Hardware Design, (2018)Real-Time Cortical Simulations: Energy and Interconnect Scaling on Distributed Systems., , , , , , , , , und 4 andere Autor(en). PDP, Seite 283-290. IEEE, (2019)The Brain on Low Power Architectures - Efficient Simulation of Cortical Slow Waves and Asynchronous States., , , , , , , , , und 3 andere Autor(en). CoRR, (2018)Real-time cortical simulations: energy and interconnect scaling on distributed systems., , , , , , , , , und 4 andere Autor(en). CoRR, (2018)Large Scale Low Power Computing System - Status of Network Design in ExaNeSt and EuroExa Projects., , , , , , , , , und 3 andere Autor(en). PARCO, Volume 32 von Advances in Parallel Computing, Seite 750-759. IOS Press, (2017)The Next Generation of Exascale-Class Systems: The ExaNeSt Project., , , , , , , , , und 8 andere Autor(en). DSD, Seite 510-515. IEEE Computer Society, (2017)Large Scale Low Power Computing System - Status of Network Design in ExaNeSt and EuroExa Projects., , , , , , , , , und 3 andere Autor(en). CoRR, (2018)Gaussian and Exponential Lateral Connectivity on Distributed Spiking Neural Network Simulation., , , , , , , , , und 3 andere Autor(en). PDP, Seite 658-665. IEEE Computer Society, (2018)A Distributed Model of Computation for Reconfigurable Devices Based on a Streaming Architecture.. FPL, Seite 250-251. IEEE, (2019)