Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design and implementation of a modular, low latency, fault-aware, FPGA-based network interface., , , , , , , , , und . ReConFig, Seite 1-6. IEEE, (2013)ASIP acceleration for virtual-to-physical address translation on RDMA-enabled FPGA-based network interfaces., , , , , , , , , und 2 andere Autor(en). Future Generation Comp. Syst., (2015)EURETILE D7.3 - Dynamic DAL benchmark coding, measurements on MPI version of DPSNN-STDP (distributed plastic spiking neural net) and improvements to other DAL codes., , , , , , , , , und 5 andere Autor(en). CoRR, (2014)Distributed simulation of polychronous and plastic spiking neural networks: strong and weak scaling of a representative mini-application benchmark executed on a small-scale commodity cluster., , , , , , , , , und . CoRR, (2013)Real-Time Cortical Simulations: Energy and Interconnect Scaling on Distributed Systems., , , , , , , , , und 4 andere Autor(en). PDP, Seite 283-290. IEEE, (2019)Large Scale Low Power Computing System - Status of Network Design in ExaNeSt and EuroExa Projects., , , , , , , , , und 3 andere Autor(en). CoRR, (2018)NaNet: a Low-Latency, Real-Time, Multi-Standard Network Interface Card with GPUDirect Features., , , , , , , , , und 7 andere Autor(en). CoRR, (2014)GPU peer-to-peer techniques applied to a cluster interconnect., , , , , , , , , und 4 andere Autor(en). CoRR, (2013)Scaling to 1024 software processes and hardware cores of the distributed simulation of a spiking neural network including up to 20G synapses., , , , , , , , , und . CoRR, (2015)Gaussian and Exponential Lateral Connectivity on Distributed Spiking Neural Network Simulation., , , , , , , , , und 3 andere Autor(en). PDP, Seite 658-665. IEEE Computer Society, (2018)