Autor der Publikation

Nonclassical Channel Design in MOSFETs for Improving OTA Gain-Bandwidth Trade-Off.

, und . IEEE Trans. on Circuits and Systems, 57-I (12): 3048-3054 (2010)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Emerging FETs for Low Power and High Speed Embedded Dynamic Random Access Memory., , , und . VLSI Design, Seite 422-427. IEEE Computer Society, (2018)Volume accumulated double gate junctionless MOSFETs for low power logic technology applications., und . ISQED, Seite 335-340. IEEE, (2014)Back-gate effects and detailed characterization of junctionless transistor., , , , , , , und . ESSDERC, Seite 282-285. IEEE, (2015)Improving Operational transconductance Amplifier (OTA) gain-bandwidth tradeoff using gate-underlap MOSFETs., und . SoCC, Seite 107-110. IEEE, (2009)Nonclassical Channel Design in MOSFETs for Improving OTA Gain-Bandwidth Trade-Off., und . IEEE Trans. on Circuits and Systems, 57-I (12): 3048-3054 (2010)Optimization of Multiple Physical Phenomena through a Universal Metric in Junctionless Transistors., und . VLSI Design, Seite 168-173. IEEE, (2019)Hysteresis Free sub-60 mV/dec Subthreshold Swing in Junctionless MOSFETs., und . VLSI Design, Seite 133-138. IEEE Computer Society, (2018)Performance Optimization and Parameter Sensitivity Analysis of Ultra Low Power Junctionless MOSFETs., und . VLSI Design, Seite 439-443. IEEE Computer Society, (2014)Investigation of high-performance sub-50 nm junctionless nanowire transistors., , , , , , , und . Microelectronics Reliability, 51 (7): 1166-1171 (2011)