Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

VLSI sensori-motor systems., und . ICRA, Seite 1342-1347. IEEE Computer Society, (1991)Bang-bang digital PLLs at 11 and 20GHz with sub-200fs integrated jitter for high-speed serial communication applications., , , , , , und . ISSCC, Seite 94-95. IEEE, (2009)A 10-Gb/s Compact Low-Power Serial I/O With DFE-IIR Equalization in 65-nm CMOS., , , , und . J. Solid-State Circuits, 44 (12): 3526-3538 (2009)A linearized voltage-controlled oscillator for dual-path phase-locked loops., , und . ISCAS, Seite 2678-2681. IEEE, (2013)Real-Time Scalable Cortical Computing at 46 Giga-Synaptic OPS/Watt with ~100× Speedup in Time-to-Solution and ~100, 000× Reduction in Energy-to-Solution., , , , , , , , , und 28 andere Autor(en). SC, Seite 27-38. IEEE, (2014)A 6.0-mW 10.0-Gb/s Receiver With Switched-Capacitor Summation DFE., , , , , und . J. Solid-State Circuits, 42 (4): 889-896 (2007)A 28-GHz 32-Element TRX Phased-Array IC With Concurrent Dual-Polarized Operation and Orthogonal Phase and Gain Control for 5G Communications., , , , , , , , , und 12 andere Autor(en). J. Solid-State Circuits, 52 (12): 3373-3391 (2017)The population health record: concepts, definition, design, and implementation., und . JAMIA, 17 (4): 359-366 (2010)A semi-digital delay-locked loop using an analog-based finite state machine., , und . IEEE Trans. on Circuits and Systems, 51-II (11): 635-639 (2004)A 78mW 11.1Gb/s 5-tap DFE receiver with digitally calibrated current-integrating summers in 65nm CMOS., , , , , , , und . ISSCC, Seite 368-369. IEEE, (2009)