Autor der Publikation

Resistive-Open Defects in Embedded-SRAM Core Cells: Analysis and March Test Solution.

, , , , , und . Asian Test Symposium, Seite 266-271. IEEE Computer Society, (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low-energy BIST design: impact of the LFSR TPG parameters on the weighted switching activity., , , , , , , und . ISCAS (1), Seite 110-113. IEEE, (1999)Everything Else Being Equal: A Modal Logic for Ceteris Paribus Preferences., , und . J. Philosophical Logic, 38 (1): 83-125 (2009)Logical dynamics of belief change in the community., , und . Synthese, 191 (11): 2403-2431 (2014)Vérification de cohérence entre modèles de tâches et de dialogue en conception centrée-utilisateur., , , und . Ingénierie des Systèmes d'Information, 16 (5): 9-41 (2011)Delay-Fault Diagnosis by Critical-Path Tracing., , und . IEEE Design & Test of Computers, 9 (4): 27-32 (1992)A Layout-Aware Pattern Grading Procedure for Critical Paths Considering Power Supply Noise and Crosstalk., , und . J. Electronic Testing, 28 (2): 201-214 (2012)Efficient March Test Procedure for Dynamic Read Destructive Fault Detection in SRAM Memories., , , , , und . J. Electronic Testing, 21 (5): 551-561 (2005)A Ring Architecture Strategy for BIST Test Pattern Generation., , , und . J. Electronic Testing, 19 (3): 223-231 (2003)A Scan-BIST Structure to Test Delay Faults in Sequential Circuits., , , , und . J. Electronic Testing, 14 (1-2): 95-102 (1999)An advanced diagnostic method for delay faults in combinational faulty circuits., , und . J. Electronic Testing, 6 (3): 277-294 (1995)