Autor der Publikation

A 4-fJ/b Delay-Hardened Physically Unclonable Function Circuit With Selective Bit Destabilization in 14-nm Trigate CMOS.

, , , , , , , , , und . IEEE J. Solid State Circuits, 52 (4): 940-949 (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Dr. -Ing. Daniel Markthaler University of Stuttgart

Replication Data for: Biocatalytic stereocontrolled head-to-tail cyclizations of unbiased terpenes as a tool in chemoenzymatic synthesis, und . Dataset, (2024)Related to: Schneider, Andreas; Lystbæk, Thomas B.; Markthaler, Daniel; Hansen, Niels; Hauer, Bernhard (2024): Biocatalytic stereocontrolled head-to-tail cyclizations of unbiased terpenes as a tool in chemoenzymatic synthesis. In: Nature Communications, 15, 4925. doi: 10.1038/s41467-024-48993-9.
 

Weitere Publikationen von Autoren mit dem selben Namen

µRNG: A 300-950 mV, 323 Gbps/W All-Digital Full-Entropy True Random Number Generator in 14 nm FinFET CMOS., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 51 (7): 1695-1704 (2016)Bias temperature instabilities in 4H SiC metal oxide semiconductor field effect transistors: Insight provided by electrically detected magnetic resonance., , , und . Microelectron. Reliab., (2018)Design and analysis of spatial encoding circuits for peak power reduction in on-chip buses., , , und . IEEE Trans. Very Large Scale Integr. Syst., 13 (11): 1225-1238 (2005)High-performance energy-efficient NoC fabrics: Evolution and future challenges.. NOCS, Seite i. IEEE, (2014)25.9 Reconfigurable Transient Current-Mode Global Interconnect Circuits in 10nm CMOS for High-Performance Processors with Wide Voltage-Frequency Operating Range., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 396-398. IEEE, (2020)A 4.1Tb/s bisection-bandwidth 560Gb/s/W streaming circuit-switched 8×8 mesh network-on-chip in 45nm CMOS., , , , , , , und . ISSCC, Seite 110-111. IEEE, (2010)A 2.05GVertices/s 151mW lighting accelerator for 3D graphics vertex and pixel shading in 32nm CMOS., , , , , , , und . ISSCC, Seite 184-186. IEEE, (2012)A 280mV-to-1.1V 256b reconfigurable SIMD vector permutation engine with 2-dimensional shuffle in 22nm CMOS., , , , , , und . ISSCC, Seite 178-180. IEEE, (2012)A 9GHz 65nm Intel Pentium 4 Processor Integer Execution Core., , , , , , , , und . ISSCC, Seite 353-365. IEEE, (2006)A 320mV 56μW 411GOPS/Watt Ultra-Low Voltage Motion Estimation Accelerator in 65nm CMOS., , , , , , und . ISSCC, Seite 316-317. IEEE, (2008)