Autor der Publikation

HMP-ASIPs: heterogeneous multi-pipeline application-specific instruction-set processors.

, , , und . IET Computers & Digital Techniques, 3 (1): 94-108 (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Multiprocessor information concealment architecture to prevent power analysis-based side channel attacks., , , und . IET Computers & Digital Techniques, 5 (1): 1-15 (2011)A Power-Efficient 5.6-GHz Process-Compensated CMOS Frequency Divider., , und . IEEE Trans. on Circuits and Systems, 54-II (4): 323-327 (2007)Guest editorial for special issue on embedded system security., und . Design Autom. for Emb. Sys., 12 (3): 171-172 (2008)Dynamic encryption key design and management for memory data encryption in embedded systems., , und . ISVLSI, Seite 70-75. IEEE Computer Socity, (2013)Improved Architectures for Range Encoding in Packet Classification System., , und . NCA, Seite 10-19. IEEE Computer Society, (2010)Specification and Design of Multi-Million Gate SOCs., , , , und . VLSI Design, Seite 18-19. IEEE Computer Society, (2003)Realizing Cycle Accurate Processor Memory Simulation via Interface Abstraction., , und . VLSI Design, Seite 141-146. IEEE Computer Society, (2011)CSER: HW/SW configurable soft-error resiliency for application specific instruction-set processors., , , , , , , und . DATE, Seite 707-712. EDA Consortium San Jose, CA, USA / ACM DL, (2013)Flexible and scalable implementation of H.264/AVC encoder for multiple resolutions using ASIPs., , und . DATE, Seite 1-6. European Design and Automation Association, (2014)Dueling CLOCK: Adaptive cache replacement policy based on the CLOCK algorithm., , , und . DATE, Seite 920-925. IEEE, (2010)