Autor der Publikation

Within Die Thermal Gradient Impact on Clock-Skew: A New Type of Delay-Fault Mechanism.

, , , , und . ITC, Seite 1276-1284. IEEE Computer Society, (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Effectiveness of reverse body bias for leakage control in scaled dual Vt CMOS ICs., , , , , , , und . ISLPED, Seite 207-212. ACM, (2001)Test Methodologies in the Deep Submicron Era - Analog, Mixed-Signal, and RF., , , und . VLSI Design, Seite 12-13. IEEE Computer Society, (2005)Parameter variations and impact on circuits and microarchitecture., , , , , und . DAC, Seite 338-342. ACM, (2003)Adaptive circuit techniques to minimize variation impacts on microprocessor performance and power., , , und . ISCAS (1), Seite 9-12. IEEE, (2005)Thermal Management of High Performance Microprocessors., , , und . DFT, Seite 313-319. IEEE Computer Society, (2003)2 GHz 2 Mb 2T Gain Cell Memory Macro With 128 GBytes/sec Bandwidth in a 65 nm Logic Process Technology., , , , , , , , , und 1 andere Autor(en). J. Solid-State Circuits, 44 (1): 174-185 (2009)Within Die Thermal Gradient Impact on Clock-Skew: A New Type of Delay-Fault Mechanism., , , , und . ITC, Seite 1276-1284. IEEE Computer Society, (2004)A Fast Concurrent Power-Thermal Model for Sub-100nm Digital ICs., , , , und . DATE, Seite 206-211. IEEE Computer Society, (2005)Leakage and Process Variation Effects in Current Testing on Future CMOS Circuits., , , , , , , und . IEEE Des. Test Comput., 19 (5): 36-43 (2002)Design and Test of Low Voltage CMOS Circuits., und . ISQED, Seite 7. IEEE Computer Society, (2001)