Autor der Publikation

Efficient algorithms for exact two-level hazard-free logic minimization.

, und . IEEE Trans. on CAD of Integrated Circuits and Systems, 21 (11): 1269-1283 (2002)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Application-level power and performance characterization and optimization on IBM Blue Gene/Q systems., , , , und . IBM Journal of Research and Development, 57 (1/2): 4 (2013)Stretching the Limits of Clock-Gating Efficiency in Server-Class Processors., , , , , , , , , und 1 andere Autor(en). HPCA, Seite 238-242. IEEE Computer Society, (2005)Power-efficient, reliable microprocessor architectures: modeling and design methods., , , , , , , , , und 5 andere Autor(en). ACM Great Lakes Symposium on VLSI, Seite 299-304. ACM, (2010)Microarchitectural techniques for power gating of execution units., , , , , und . ISLPED, Seite 32-37. ACM, (2004)Corrections To application-specific Programmable Control For High-performance Asynchronous Circuits., und . Proc. IEEE, 87 (3): 525 (1999)Abstraction and microarchitecture scaling in early-stage power modeling., , , , und . HPCA, Seite 394-405. IEEE Computer Society, (2011)Power management of multi-core chips: Challenges and pitfalls., , , , , , , , , und 1 andere Autor(en). DATE, Seite 977-982. IEEE, (2012)Active Memory Cube: A processing-in-memory architecture for exascale systems., , , , , , , , , und 22 andere Autor(en). IBM Journal of Research and Development, (2015)Application-specific programmable control for high-performance asynchronous circuits., und . Proc. IEEE, 87 (2): 319-331 (1999)Very Low Voltage (VLV) Design., , , , , , , , , und 15 andere Autor(en). ICCD, Seite 601-604. IEEE Computer Society, (2017)