Autor der Publikation

Design Technique for Mitigation of Soft Errors in Differential Switched-Capacitor Circuits.

, , , , und . IEEE Trans. on Circuits and Systems, 55-II (9): 838-842 (2008)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Multi-cell soft errors at the 16-nm FinFET technology node., , , , , , und . IRPS, Seite 4. IEEE, (2015)Alpha Particle Soft-Error Rates for D-FF Designs in 16-Nm and 7-Nm Bulk FinFET Technologies., , , , , , und . IRPS, Seite 1-5. IEEE, (2019)Evaluation on flip-flop physical unclonable functions in a 14/16-nm bulk FinFET technology., , , , , , , und . IRPS, Seite 1. IEEE, (2018)Single-Event Upset Responses of Dual- and Triple-Well D Flip-Flop Designs in 7-nm Bulk FinFET Technology., , , , , , und . IRPS, Seite 1-5. IEEE, (2019)Design Technique for Mitigation of Soft Errors in Differential Switched-Capacitor Circuits., , , , und . IEEE Trans. on Circuits and Systems, 55-II (9): 838-842 (2008)The sensitivity of radiation-induced leakage to STI topology and sidewall doping., , , , , , und . Microelectronics Reliability, 51 (5): 889-894 (2011)An analog neural hardware implementation using charge-injection multipliers and neutron-specific gain control., und . IEEE Trans. Neural Networks, 3 (3): 354-362 (1992)Impact of supply voltage and particle LET on the soft error rate of logic circuits., , , , , , und . IRPS, Seite 4. IEEE, (2018)Designing soft-error-aware circuits with power and speed optimization., , , , und . IRPS, Seite 5-1. IEEE, (2018)Weight decay and resolution effects in feedforward artificial neural networks., und . IEEE Trans. Neural Networks, 2 (1): 168-170 (1991)