Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 4.6GHz MDLL with -46dBc reference spur and aperture position tuning., , , , und . ISSCC, Seite 466-468. IEEE, (2011)Analysis of STT-RAM cell design with multiple MTJs per access., , , , , und . NANOARCH, Seite 53-58. IEEE Computer Society, (2011)Scalability and design-space analysis of a 1T-1MTJ memory cell., , , , , und . NANOARCH, Seite 32-36. IEEE Computer Society, (2011)Analysis and Design of Superharmonic Injection-Locked Multipath Ring Oscillators., und . IEEE Trans. on Circuits and Systems, 60-I (7): 1712-1725 (2013)Design and Optimization of Multipath Ring Oscillators., und . IEEE Trans. on Circuits and Systems, 58-I (10): 2332-2345 (2011)Design of a low-power ZigBee receiver front-end for wireless sensors., , und . Microelectronics Journal, 40 (11): 1561-1568 (2009)A 3.8 mW/Gbps quad-channel 8.5-13 Gbps serial link with a 5-tap DFE and a 4-tap transmit FFE in 28 nm CMOS., , , , , , , , , und 3 andere Autor(en). VLSIC, Seite 348-. IEEE, (2015)A 32-48 Gb/s Serializing Transmitter Using Multiphase Serialization in 65 nm CMOS Technology., , und . J. Solid-State Circuits, 50 (3): 763-775 (2015)A 32-to-48Gb/s serializing transmitter using multiphase sampling in 65nm CMOS., , und . ISSCC, Seite 38-39. IEEE, (2013)A 3.8 mW/Gbps Quad-Channel 8.5-13 Gbps Serial Link With a 5 Tap DFE and a 4 Tap Transmit FFE in 28 nm CMOS., , , , , , , , , und 3 andere Autor(en). J. Solid-State Circuits, 51 (4): 881-892 (2016)