Autor der Publikation

Power Analysis of Embedded NoCs on FPGAs and Comparison With Custom Buses.

, und . IEEE Trans. VLSI Syst., 24 (1): 165-177 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The Case for Embedded Networks on Chip on Field-Programmable Gate Arrays., und . IEEE Micro, 34 (1): 80-89 (2014)Wotan: A tool for rapid evaluation of FPGA architecture routability without benchmarks., und . FPL, Seite 1-4. IEEE, (2015)Efficient methods for out-of-order load/store execution for high-performance soft processors., , und . FPT, Seite 442-445. IEEE, (2013)How Much Logic Should Go in an FPGA Logic Block?, und . IEEE Design & Test of Computers, 15 (1): 10-15 (1998)Embracing Diversity: Enhanced DSP Blocks for Low-Precision Deep Learning on FPGAs., , und . FPL, Seite 35-42. IEEE Computer Society, (2018)A High-Level Synthesis Case Study on Light Propagation Simulation in Turbid Media., , , , und . FCCM, Seite 216. IEEE Computer Society, (2018)The power of communication: Energy-efficient NOCS for FPGAS., und . FPL, Seite 1-8. IEEE, (2013)Portable and scalable FPGA-based acceleration of a direct linear system solver., , und . TRETS, 5 (1): 6:1-6:26 (2012)The speed of diversity: Exploring complex FPGA routing topologies for the global metal layer., und . FPL, Seite 1-10. IEEE, (2016)The Stratix II logic and routing architecture., , , , , , , , , und 13 andere Autor(en). FPGA, Seite 14-20. ACM, (2005)