Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Controllability of multi-level states in memristive device models using a transistor as current compliance during SET operation., , , und . IJCNN, Seite 1-8. IEEE, (2015)A Complementary Resistive Switch-Based Crossbar Array Adder., , , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 5 (1): 64-74 (2015)Memory Devices: Energy-Space-Time Tradeoffs., , , , , , , und . Proceedings of the IEEE, 98 (12): 2185-2200 (2010)Kogge-Stone Adder Realization using 1S1R Resistive Switching Crossbar Arrays., , , , und . JETC, 14 (2): 30:1-30:14 (2018)Applicability of Well-Established Memristive Models for Simulations of Resistive Switching Devices., , , und . IEEE Trans. on Circuits and Systems, 61-I (8): 2402-2410 (2014)Thermal effects on the I-V characteristics of filamentary VCM based ReRAM-cells using a nanometer-sized heater., , , , , , , und . NVMTS, Seite 1-5. IEEE, (2017)Kinetic Monte Carlo modeling of the charge transport in a HfO2-based ReRAM with a rough anode., , , und . NVMTS, Seite 1-4. IEEE, (2017)Memristive Device Modeling and Circuit Design Exploration for Computation-in-Memory., , , und . ISCAS, Seite 1-5. IEEE, (2019)In-memory adder functionality in 1S1R arrays., , , , und . ISCAS, Seite 1338-1341. IEEE, (2015)Simulation and comparison of two sequential logic-in-memory approaches using a dynamic electrochemical metallization cell model., , , und . Microelectronics Journal, 45 (11): 1416-1428 (2014)