Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Sizing Power/Ground Meshes for Clocking and Computing Circuit Components., , , und . DATE, Seite 176-183. IEEE Computer Society, (2002)Closed-Form Crosstalk Noise Metrics for Physical Design Applications., und . DATE, Seite 812-819. IEEE Computer Society, (2002)Crosstalk in VLSI interconnections., , , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 18 (12): 1817-1824 (1999)Coping with buffer delay change due to power and ground noise., , und . DAC, Seite 860-865. ACM, (2002)Aggressor alignment for worst-case coupling noise., und . ISPD, Seite 48-54. ACM, (2000)Modeling Crosstalk in Resistive VLSI Interconnections., , , , und . VLSI Design, Seite 470-475. IEEE Computer Society, (1999)Aggressor alignment for worst-case crosstalk noise., und . IEEE Trans. on CAD of Integrated Circuits and Systems, 20 (5): 612-621 (2001)Buffer delay change in the presence of power and ground noise., , und . IEEE Trans. VLSI Syst., 11 (3): 461-473 (2003)Efficient Closed-Form Crosstalk Delay Metrics., und . ISQED, Seite 431-436. IEEE Computer Society, (2002)Incremental delay change due to crosstalk noise., und . ISPD, Seite 120-125. ACM, (2002)