Autor der Publikation

MeshWorks: An efficient framework for planning, synthesis and optimization of clock mesh networks.

, und . ASP-DAC, Seite 250-257. IEEE, (2008)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

MeshWorks: A Comprehensive Framework for Optimized Clock Mesh Network Synthesis., und . IEEE Trans. on CAD of Integrated Circuits and Systems, 29 (12): 1945-1958 (2010)Improved algorithms for link-based non-tree clock networks for skew variability reduction., , und . ISPD, Seite 55-62. ACM, (2005)Robust chip-level clock tree synthesis for SOC designs., und . DAC, Seite 720-723. ACM, (2008)Reducing clock skew variability via cross links., , und . DAC, Seite 18-23. ACM, (2004)MeshWorks: An efficient framework for planning, synthesis and optimization of clock mesh networks., und . ASP-DAC, Seite 250-257. IEEE, (2008)Analysis and optimization of NBTI induced clock skew in gated clock trees., , , und . DATE, Seite 296-299. IEEE, (2009)A 65nm C64x+ Multi-Core DSP Platform for Communications Infrastructure., , , , , , , , , und 26 andere Autor(en). ISSCC, Seite 262-601. IEEE, (2007)Practical Clock Tree Robustness Signoff Metrics., , und . ISQED, Seite 676-679. IEEE Computer Society, (2008)Robust Chip-Level Clock Tree Synthesis., und . IEEE Trans. on CAD of Integrated Circuits and Systems, 30 (6): 877-890 (2011)Fast Incremental Link Insertion in Clock Networks for Skew Variability Reduction., und . ISQED, Seite 79-84. IEEE Computer Society, (2006)