Autor der Publikation

Scheduling, binding and routing system for a run-time reconfigurable operator based multimedia architecture.

, , , , , , und . DASIP, Seite 168-175. IEEE, (2010)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Chevobbe, Stéphane
Eine Person hinzufügen mit dem Namen Chevobbe, Stéphane
 

Weitere Publikationen von Autoren mit dem selben Namen

Control Unit for Parallel Embedded System., , , , und . ReCoSoC, Seite 168-176. Univ. Montpellier II, (2006)Use of wavelet for image processing in smart cameras with low hardware resources., , , und . Journal of Systems Architecture - Embedded Systems Design, 59 (10-A): 826-832 (2013)Service de reconfiguration prédictif pour plateforme multicoeur hétérogène., , und . Technique et Science Informatiques, 29 (2): 179-199 (2010)RAMPASS: Reconfigurable and Advanced Multi-processing Architecture for Future Silicon Systems., , , und . SAMOS, Volume 3133 von Lecture Notes in Computer Science, Seite 20-29. Springer, (2004)Advanced 3D Technologies and Architectures for 3D Smart Image Sensors., , , , , , , , , und 7 andere Autor(en). DATE, Seite 674-679. IEEE, (2019)A small footprint interleaved multithreaded processor for embedded systems., , , , , , und . ICECS, Seite 685-690. IEEE, (2011)Reconfiguration Level Analysis of FFT / FIR Units in Wireless Telecommunication Systems., , , und . DSD, Seite 575-581. IEEE Computer Society, (2009)Error prediction based on concurrent self-test and reduced slack time., , , , und . DATE, Seite 1626-1631. IEEE, (2011)An Auto-adaptative Reconfigurable Architecture for the Control., , , und . Asia-Pacific Computer Systems Architecture Conference, Volume 3189 von Lecture Notes in Computer Science, Seite 72-87. Springer, (2004)Scheduling, binding and routing system for a run-time reconfigurable operator based multimedia architecture., , , , , , und . DASIP, Seite 168-175. IEEE, (2010)