Autor der Publikation

Learning-Oriented Reliability Improvement of Computing Systems From Transistor to Application Level

, , , , , , , , , , , , , , und . 2023 Design, Automation & Test in Europe Conference & Exhibition (DATE), IEEE, (2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Shrivastava, Aviral
Eine Person hinzufügen mit dem Namen Shrivastava, Aviral
 

Weitere Publikationen von Autoren mit dem selben Namen

Stack data management for Limited Local Memory (LLM) multi-core processors., , und . ASAP, Seite 231-234. IEEE Computer Society, (2011)Automatic management of Software Programmable Memories in Many-core Architectures., , , , , und . IET Computers & Digital Techniques, 10 (6): 288-298 (2016)UnSync: A Soft Error Resilient Redundant Multicore Architecture., , , , und . ICPP, Seite 632-641. IEEE Computer Society, (2011)Return Data Interleaving for Multi-Channel Embedded CMPs Systems., , und . IEEE Trans. VLSI Syst., 20 (7): 1351-1354 (2012)An Efficient Compiler Technique for Code Size Reduction Using Reduced Bit-Width ISAs., , , , und . DATE, Seite 402-408. IEEE Computer Society, (2002)Automatic generation of operation tables for fast exploration of bypasses in embedded processors., , , , , und . DATE, Seite 1197-1202. European Design and Automation Association, Leuven, Belgium, (2006)Software Approaches for In-time Resilience., und . DAC, Seite 197. ACM, (2019)Partitioning techniques for partially protected caches in resource-constrained embedded systems., , , und . ACM Trans. Design Autom. Electr. Syst., 15 (4): 30:1-30:30 (2010)WCET-Aware Function-Level Dynamic Code Management on Scratchpad Memory., , und . ACM Trans. Embedded Comput. Syst., 16 (4): 112:1-112:26 (2017)Hiding Cache Miss Penalty Using Priority-based Execution for Embedded Processors., , und . DATE, Seite 1190-1195. ACM, (2008)